ホーム 製品FPGA フィールド プログラム可能なゲート 配列

48PLLs フィールドプログラム可能なゲートアレイ 0.95V プログラム可能な論理チップ GW2A-LV18MG196C8/I7

オンラインです

48PLLs フィールドプログラム可能なゲートアレイ 0.95V プログラム可能な論理チップ GW2A-LV18MG196C8/I7

48PLLs フィールドプログラム可能なゲートアレイ 0.95V プログラム可能な論理チップ GW2A-LV18MG196C8/I7
48PLLs フィールドプログラム可能なゲートアレイ 0.95V プログラム可能な論理チップ GW2A-LV18MG196C8/I7 48PLLs フィールドプログラム可能なゲートアレイ 0.95V プログラム可能な論理チップ GW2A-LV18MG196C8/I7 48PLLs フィールドプログラム可能なゲートアレイ 0.95V プログラム可能な論理チップ GW2A-LV18MG196C8/I7 48PLLs フィールドプログラム可能なゲートアレイ 0.95V プログラム可能な論理チップ GW2A-LV18MG196C8/I7

大画像 :  48PLLs フィールドプログラム可能なゲートアレイ 0.95V プログラム可能な論理チップ GW2A-LV18MG196C8/I7

商品の詳細:
起源の場所: CN
ブランド名: GOWIN Semiconductor
証明: ROSH
モデル番号: GW2A-LV18MG196C8/I7
ドキュメント: DS102-2.7.6_GW2AFPGA.pdf
お支払配送条件:
最小注文数量: 5
価格: consult with
パッケージの詳細: T/R
受渡し時間: 5-8day
支払条件: T/T、ウェスタンユニオン
供給の能力: 1000
連絡先 今雑談しなさい

48PLLs フィールドプログラム可能なゲートアレイ 0.95V プログラム可能な論理チップ GW2A-LV18MG196C8/I7

説明
(LUT4): 20,736 (FF): 15,552
SSRAM (ビット): 40k BSRAM: 828K
(18x18 乗算器): 46 (PLLs): 48
I/Oバンク : 8 GPIO: 384
ハイライト:

フィールドプログラム可能なゲート配列

,

0.95V プログラム可能な論理チップ

,

GW2A-LV18MG196C8/I7

FPGAフィールドプログラム可能なゲート配列 プログラム可能な論理チップ GW2A-LV18MG196C8/I7
基本規格
属性 価値
(LUT4) 20,736
(FF) 15,552
SSRAM (ビット) 40K
BSRAM 828K
(x18の倍数) 46
(PLLs) 48
I/Oバンク 8
GPIO 384
製品概要

GW2A/GW2ARシリーズのFPGA製品は,以下を含む包括的な機能を持つプログラム可能な論理ソリューションを提供しています.

  • 高密度プログラム可能な論理アーキテクチャ
  • 柔軟な設定オプション
  • PLL の先端クロック管理
  • 複数のI/Oバンクサポート
電力管理

GW2A/GW2ARシリーズFPGAには複数の電圧タイプが必要です.

  • コア電圧 (VCC)
  • PLL電圧 (VCCPLL)
  • 補助電圧 (VCCX)
  • バンク電圧 (VCCIO)
重要なことVCCXは,I/O,OSC,およびBSRAM回路の正常に動作するために必要な補助電源である.VCCXが欠けている場合,チップは正しく機能しない.
推奨された運用条件
名前 記述 ミニ マックス
VCC 電源電圧 0.95V 1.05V
VCCPLL PLL電源 0.95V 1.05V
VCCO I/O バンクの電源 1.14V 3.465V
VCCX 補助電源 3.135V 3.465V
設定オプション

FPGA は複数の構成方法をサポートする.

JTAG ダウンロード

FPGA SRAM,オンチップフラッシュ,または外部フラッシュメモリにビットストリームデータをダウンロードするために使用される.

MSPI ダウンロード

マスターデバイスとして,MSPI設定モードは外部フラッシュから自動的に設定データを読み取り,FPGA SRAMに送信する.

時計管理

この装置には,包括的な時計管理機能があります.

  • GCLKのグローバルクロックピンは4つの四半期に分かれています
  • 各四半期あたり8つのGCLKネットワーク
  • 周波数,段階,作業サイクル調整のPLLサポート
差異信号

装置はLVDS (Low Voltage Differential Signaling) 機能をサポートしている.

  • すべての銀行が True LVDS 出力をサポートする
  • BANK0/1 サポート 100Ω 差異入力抵抗
  • 違い入力に100Ωの終止電阻が必要
コンフィギュレーション状態信号
  • RECONFIG_N: インストールFPGA プログラミングのリセット機能
  • 準備中ですFPGAが設定に準備ができていることを示します.
  • 完成しましたFPGAのコンフィギュレーションが成功した信号
製品画像
48PLLs フィールドプログラム可能なゲートアレイ 0.95V プログラム可能な論理チップ GW2A-LV18MG196C8/I7 0 48PLLs フィールドプログラム可能なゲートアレイ 0.95V プログラム可能な論理チップ GW2A-LV18MG196C8/I7 1 48PLLs フィールドプログラム可能なゲートアレイ 0.95V プログラム可能な論理チップ GW2A-LV18MG196C8/I7 2
梱包 と 輸送

標準的な輸出パッケージが用意されています.顧客は以下から選択できます:

  • カートンボックス
  • 木製のケース
  • 木製パレット
よく 聞かれる 質問
価格情報はどうやって手に入れるの?

通常,問い合わせを受けた後24時間以内に (週末や祝日を除く) 価格を提示します.緊急の価格要求については,直接ご連絡ください.

待ち時間は?

リードタイムは注文量と季節に依存します.通常,小規模注文では7-15日以内,大規模注文では約30日以内に出荷できます.

お支払い条件は?

工場価格で 30%の預金で 70%の残高は出荷前に送金します

輸送方法 は どんな もの です か

利用可能なオプションには,海運,航空運送,または宅配 (EMS,UPS,DHL,TNT,FEDEX) が含まれます.注文する前に当社に確認してください.

連絡先の詳細
Shenzhen Filetti Technology Co., LTD

コンタクトパーソン: Mr. Sun

電話番号: 18824255380

私達に直接お問い合わせを送信 (0 / 3000)