Главная страница ПродукцияCPLD PLD

CPLD 40K Программируемое логическое устройство чип GW2A-LV18PG256C8/I7

Оставьте нам сообщение

CPLD 40K Программируемое логическое устройство чип GW2A-LV18PG256C8/I7

CPLD 40K Программируемое логическое устройство чип GW2A-LV18PG256C8/I7
CPLD 40K Программируемое логическое устройство чип GW2A-LV18PG256C8/I7 CPLD 40K Программируемое логическое устройство чип GW2A-LV18PG256C8/I7 CPLD 40K Программируемое логическое устройство чип GW2A-LV18PG256C8/I7

Большие изображения :  CPLD 40K Программируемое логическое устройство чип GW2A-LV18PG256C8/I7

Подробная информация о продукте:
Место происхождения: Китай
Фирменное наименование: GOWIN
Сертификация: ROHS
Номер модели: GW2A-LV18PG256C8/I7
Документ: 993AFF2F5404F56831CC71F223F...09.pdf
Оплата и доставка Условия:
Количество мин заказа: 10
Цена: consult with
Упаковывая детали: Лоток
Время доставки: 5-8 рабочих дней
Условия оплаты: банковский перевод
Поставка способности: 10000
контакт Побеседуйте теперь

CPLD 40K Программируемое логическое устройство чип GW2A-LV18PG256C8/I7

описание
(LUT4): 20,736 (FF): 15,552
SSRAM(биты): 40к BSRAM (бит): 828K
BSRAM: 46 (18х18 мультипликатор): 48
(ФАПЧ): 4
Выделить:

Чип программируемого логического устройства CPLD

,

40K программируемое логическое устройство чип

,

GW2A-LV18PG256C8/I7

PBGA-256 CPLD/FPGA Программируемое логическое устройство Чип устройства GW2A-LV18PG256C8/I7
Спецификации продукта
Атрибут Ценить
(LUT4) 20 736
(Ff) 15 552
SSRAM (биты) 40K
BSRAM (биты) 828K
BSRAM (个) 46
(18x18 множитель) 48
(PLLS) 4
Описание продукта

Продукты FPGA серии GW2A/GW2AR требуют соблюдения конкретных правил проектирования для реализации круговой платы. В этом руководстве описывается функции и специальные функции этих продуктов FPGA, предоставляя комплексный контрольный список для руководства процессом проектирования.

Ключевые соображения дизайна
  • Требования к источнику питания
  • JTAG скачать конфигурацию
  • MSPI процесс загрузки
  • Спецификации тактовой штифта
  • Дифференциальные конфигурации PIN -кода
  • Готово, reconfig_n Готово сигнализирует
  • Параметры выбора режима
  • Jtagsel_n функциональность
  • Операция FASTRD_N
  • Экстра функций
  • Пыниковывать параметры мультиплексирования
  • Ссылки на внешний кристаллический генератор.
  • Спецификации напряжения банка GW2AR
  • Поддерживаемые режимы конфигурации
Источник питания

Продукты FPGA серии GW2A/GW2AR используют несколько типов напряжения:

  • Напряжение ядра (VCC)
  • PLL напряжение (VCCPLL)
  • Вспомогательное напряжение (VCCX)
  • Банковское напряжение (vccio)

VCCX служит вспомогательным источником питания для внутренних подключений для чипа, обычно требуя 2,5 В или 3,3 В. Без надлежащего поставки VCCX будут затронуты схемы ввода-вывода, OSC и BSRAM, что делает чип нефункциональным.

Спецификации власти

Пользователи должны обеспечить работу в рамках рекомендуемых условий труда. Для анализа энергопотребления инструмент GPA может оценивать конкретную плотность, инкапсуляцию и использование ресурсов.

Время питания

Рекомендуемый диапазон времени мощности: от 0,2 мс до 2 мс.

Важный:Если питание превышает 2 мс, убедитесь, что последовательное питание начинается с VCC, за которым следует VCCX/VCCIO. Для питания менее 0,2 мс, для продления продолжительности могут потребоваться дополнительные конденсаторы.
Силовая фильтрация

Каждый входной штифт FPGA должен подключаться к заземлению через керамический конденсатор 0,1 мкл. Вход на напряжение ядра VCC требует особой обработки шума.

JTAG скачать

JTAG Download включает передачу данных BITStream в SRAM, вспышку в чипе или флэш-флэш.

Сигнал Ввод Описание
TCK я Ввод последовательных часов в режиме JTAG
ТМС я Ввод последовательного режима со слабым внутренним подтягиванием в режиме JTAG
TDI я Ввод последовательных данных со слабым внутренним подтягиванием в режиме JTAG
TDO О Вывод последовательных данных в режиме JTAG
Сравнение продукта
Особенность GW2A-18 GW2A-55
(LUT4) 20 736 54 720
(Ff) 15 552 41 040
SSRAM (биты) 40K 106K
BSRAM (биты) 828K 2,520K
BSRAM (个) 46 140
(18x18 множитель) 48 40
(PLLS) 4 6
Ввод/банк 8 8
GPIO 384 608
CPLD 40K Программируемое логическое устройство чип GW2A-LV18PG256C8/I7 0 CPLD 40K Программируемое логическое устройство чип GW2A-LV18PG256C8/I7 1 CPLD 40K Программируемое логическое устройство чип GW2A-LV18PG256C8/I7 2
Упаковка и доставка
  • Стандартная экспортная упаковка доступна
  • Пользовательские варианты упаковки: коробки, деревянные чехлы, деревянные поддоны
Часто задаваемые вопросы
1. Как получить цену?

Цитаты обычно предоставляются в течение 24 часов после получения запроса (без учета выходных/праздников). Для срочных запросов, пожалуйста, свяжитесь с нами напрямую.

2. Какое у вас время доставки?

Маленькие партии: 7-15 дней. Большие партии: приблизительно 30 дней. Время зависит от количества заказа и сезона.

3. Условия оплаты?

Заводские цены с 30% депозитом, 70% T/T платеж до отправки.

4. Методы доставки?

Доступные варианты: море, воздух или экспресс (EMS, UPS, DHL, TNT, FedEx). Подтвердите метод перед заказом.

5. Как вы поддерживаете долгосрочные отношения?
  • Поддерживать стандарты качества и конкурентоспособные цены
  • Относитесь ко всем клиентам с уважением и искренностью

Контактная информация
Shenzhen Filetti Technology Co., LTD

Контактное лицо: Mr. Sun

Телефон: 18824255380

Оставьте вашу заявку (0 / 3000)

Другие продукты