Inicio ProductosCPLD PLD

Chip de dispositivo lógico programable CPLD 40K GW2A-LV18PG256C8/I7

Estoy en línea para chatear ahora

Chip de dispositivo lógico programable CPLD 40K GW2A-LV18PG256C8/I7

Chip de dispositivo lógico programable CPLD 40K GW2A-LV18PG256C8/I7
Chip de dispositivo lógico programable CPLD 40K GW2A-LV18PG256C8/I7 Chip de dispositivo lógico programable CPLD 40K GW2A-LV18PG256C8/I7 Chip de dispositivo lógico programable CPLD 40K GW2A-LV18PG256C8/I7

Ampliación de imagen :  Chip de dispositivo lógico programable CPLD 40K GW2A-LV18PG256C8/I7

Datos del producto:
Lugar de origen: China
Nombre de la marca: GOWIN
Certificación: ROHS
Número de modelo: Se aplicarán las siguientes medidas:
Documento: 993AFF2F5404F56831CC71F223F...09.pdf
Pago y Envío Términos:
Cantidad de orden mínima: 10
Precio: consult with
Detalles de empaquetado: Envases
Tiempo de entrega: Entre 5 y 8 días hábiles
Condiciones de pago: T/t
Capacidad de la fuente: 10000
Contacto Ahora Charle

Chip de dispositivo lógico programable CPLD 40K GW2A-LV18PG256C8/I7

descripción
(LUT4): 20.736 (FF): 15.552
SSRAM(bits): 40k BSRAM (bits): 828K
BSRAM: 46 (Multiplicador 18x18): 48
(PLLs): 4
Resaltar:

Chip de dispositivo lógico programable CPLD

,

Chip de dispositivo lógico programable 40K

,

Se aplicarán las siguientes medidas:

El dispositivo de lógica programable PBGA-256 CPLD/FPGA chip GW2A-LV18PG256C8/I7
Especificaciones del producto
Atributo Valor
(LUT4) 20,736
(FF) 15,552
SSRAM (bits) 40K
BSRAM (bits) 828K
BSRAM (((个) 46
(18x18 multiplicador) 48
(PLLs) 4
Descripción del producto

Los productos FPGA de la serie GW2A/GW2AR requieren el cumplimiento de normas de diseño específicas para la implementación de placas de circuito.proporcionar una lista de verificación completa para guiar el proceso de diseño.

Consideraciones clave en el diseño
  • Requisitos de suministro de energía
  • Configuración de descarga de JTAG
  • Proceso de descarga de MSPI
  • Especificaciones de las perillas del reloj
  • Configuraciones de pines diferenciales
  • Las señales de RECONFIG_N DONE
  • Parámetros de selección del modo
  • Funcionalidad JTAGSEL_N
  • Operación FASTRD_N
  • Características de la EXTR
  • Opciones de multiplexación de pines
  • Referencias del circuito del oscilador de cristal externo
  • GW2AR Especificaciones de voltaje del banco
  • Modo de configuración soportado
Fuente de alimentación

Los productos FPGA de la serie GW2A/GW2AR utilizan múltiples tipos de voltaje:

  • Voltagem del núcleo (VCC)
  • Voltado de la luz (VCCPLL)
  • Válvulas de tensión auxiliar (VCC)
  • Válvula de tensión de banco (VCCIO)

VCCX sirve como fuente de alimentación auxiliar para las conexiones de chips internos, que generalmente requieren 2.5V o 3.3V. Sin un suministro VCCX adecuado, los circuitos de E/S, OSC y BSRAM se verán afectados,que hace que el chip no funcione.

Especificaciones de potencia

Para el análisis del consumo de energía, la herramienta GPA puede evaluar las densidades específicas, la encapsulación y la utilización de recursos.

Tiempo de encendido

Rango de tiempo de encendido recomendado: de 0,2 ms a 2 ms.

Es importante:Si el encendido es superior a 2 ms, asegúrese de que el encendido secuencial comience con VCC seguido de VCCX/VCCIO. Para encendido inferior a 0,2 ms, pueden requerirse condensadores adicionales para extender la duración.
Filtración de energía

Cada pin de entrada de energía FPGA debe conectarse a tierra a través de un condensador cerámico de 0,1 μF. La entrada de voltaje del núcleo VCC requiere un procesamiento de ruido específico.

Descargar JTAG

La descarga de JTAG permite la transferencia de datos en bitstream a SRAM, flash en chip o flash fuera de chip.

Señales En el caso de las empresas Descripción
TCK Yo... Entrada de reloj en serie en modo JTAG
El TMS Yo... Entrada en modo serie con débil tracción interna en modo JTAG
TDI Yo... Entrada de datos en serie con débil despegue interno en modo JTAG
El TDO ¿ Qué? Salida de datos en serie en modo JTAG
Comparación de productos
Características Se trata de la GW2A-18 Se trata de la siguiente:
(LUT4) 20,736 54,720
(FF) 15,552 41,040
SSRAM (bits) 40K 106K
BSRAM (bits) 828K 2- ¿ Qué es eso?
BSRAM (((个) 46 140
(18x18 multiplicador) 48 40
(PLLs) 4 6
Banco de entrada y salida 8 8
El GPIO 384 608
Chip de dispositivo lógico programable CPLD 40K GW2A-LV18PG256C8/I7 0 Chip de dispositivo lógico programable CPLD 40K GW2A-LV18PG256C8/I7 1 Chip de dispositivo lógico programable CPLD 40K GW2A-LV18PG256C8/I7 2
Embalaje y envío
  • Disponible envasado estándar para exportación
  • Opciones de embalaje personalizado: cajas de cartón, cajas de madera, palets de madera
Preguntas frecuentes
1¿Cómo obtener el precio?

Las cotizaciones se proporcionan generalmente dentro de las 24 horas posteriores a la recepción de la consulta (excluyendo fines de semana / días festivos).

2¿Cuál es su plazo de entrega?

Para los lotes pequeños: 7-15 días. Para los lotes grandes: aproximadamente 30 días. El plazo depende de la cantidad del pedido y la temporada.

3¿Términos de pago?

Precio de fábrica con depósito del 30%, pago del 70% T/T antes del envío.

4¿Métodos de envío?

Opciones disponibles: por mar, por aire o expreso (EMS, UPS, DHL, TNT, FEDEX).

5¿Cómo apoyas las relaciones a largo plazo?
  • Mantener estándares de calidad y precios competitivos
  • Tratar a todos los clientes con respeto y sinceridad

Contacto
Shenzhen Filetti Technology Co., LTD

Persona de Contacto: Mr. Sun

Teléfono: 18824255380

Envíe su pregunta directamente a nosotros (0 / 3000)