Αρχική Σελίδα ΠροϊόνταΚΑΠΚΑΠΚΑ

CPLD 40K Προγραμματιζόμενη λογική συσκευή Chip GW2A-LV18PG256C8/I7

Είμαι Online Chat Now

CPLD 40K Προγραμματιζόμενη λογική συσκευή Chip GW2A-LV18PG256C8/I7

CPLD 40K Προγραμματιζόμενη λογική συσκευή Chip GW2A-LV18PG256C8/I7
CPLD 40K Προγραμματιζόμενη λογική συσκευή Chip GW2A-LV18PG256C8/I7 CPLD 40K Προγραμματιζόμενη λογική συσκευή Chip GW2A-LV18PG256C8/I7 CPLD 40K Προγραμματιζόμενη λογική συσκευή Chip GW2A-LV18PG256C8/I7

Μεγάλες Εικόνας :  CPLD 40K Προγραμματιζόμενη λογική συσκευή Chip GW2A-LV18PG256C8/I7

Λεπτομέρειες:
Τόπος καταγωγής: Κίνα
Μάρκα: GOWIN
Πιστοποίηση: ROHS
Αριθμό μοντέλου: Δοκιμαστική μονάδα
Έγγραφο: 993AFF2F5404F56831CC71F223F...09.pdf
Πληρωμής & Αποστολής Όροι:
Ποσότητα παραγγελίας min: 10
Τιμή: consult with
Συσκευασία λεπτομέρειες: Τραπέζι
Χρόνος παράδοσης: 5-8 εργάσιμες ημέρες
Όροι πληρωμής: Τ/Τ
Δυνατότητα προσφοράς: 10000
Επικοινωνία Συνομιλία τώρα

CPLD 40K Προγραμματιζόμενη λογική συσκευή Chip GW2A-LV18PG256C8/I7

περιγραφή
(LUT4): 20.736 (FF): 15,552
SSRAM ((bit)): 40 χιλ BSRAM ((bit)): 828K
BSRAM: 46 (Πολλαπλασιαστής 18x18): 48
(PLLs): 4
Επισημαίνω:

Τσιπ προγραμματιζόμενης λογικής συσκευής CPLD

,

Τσιπ προγραμματισμένης λογικής συσκευής 40K

,

Δοκιμαστική μονάδα

PBGA-256 CPLD/FPGA Programmable Logic Device Chip GW2A-LV18PG256C8/I7
Προδιαγραφές Προϊόντος
Χαρακτηριστικό Τιμή
(LUT4) 20,736
(FF) 15,552
SSRAM(bits) 40K
BSRAM(bits) 828K
BSRAM(个) 46
(18x18 Multiplier) 48
(PLLs) 4
Περιγραφή Προϊόντος

Τα προϊόντα FPGA της σειράς GW2A/GW2AR απαιτούν τήρηση συγκεκριμένων κανόνων σχεδιασμού για την υλοποίηση της πλακέτας κυκλώματος. Αυτό το εγχειρίδιο περιγράφει τα χαρακτηριστικά και τις ειδικές λειτουργίες αυτών των προϊόντων FPGA, παρέχοντας μια ολοκληρωμένη λίστα ελέγχου για την καθοδήγηση της διαδικασίας σχεδιασμού.

Βασικές Σκέψεις Σχεδιασμού
  • Απαιτήσεις τροφοδοσίας
  • Διαμόρφωση λήψης JTAG
  • Διαδικασία λήψης MSPI
  • Προδιαγραφές ακίδων ρολογιού
  • Διαμορφώσεις διαφορικών ακίδων
  • Σήματα READY, RECONFIG_N DONE
  • Παράμετροι επιλογής λειτουργίας
  • Λειτουργικότητα JTAGSEL_N
  • Λειτουργία FASTRD_N
  • Χαρακτηριστικά EXTR
  • Επιλογές πολυπλεξίας ακίδων
  • Αναφορές κυκλώματος εξωτερικού ταλαντωτή κρυστάλλου
  • Προδιαγραφές τάσης τράπεζας GW2AR
  • Υποστηριζόμενες λειτουργίες διαμόρφωσης
Τροφοδοσία

Τα προϊόντα FPGA της σειράς GW2A/GW2AR χρησιμοποιούν πολλούς τύπους τάσης:

  • Τάση πυρήνα (VCC)
  • Τάση PLL (VCCPLL)
  • Βοηθητική τάση (VCCX)
  • Τάση τράπεζας (VCCIO)

Το VCCX χρησιμεύει ως βοηθητική τροφοδοσία για εσωτερικές συνδέσεις τσιπ, απαιτώντας συνήθως 2,5V ή 3,3V. Χωρίς σωστή τροφοδοσία VCCX, τα κυκλώματα I/O, OSC και BSRAM θα επηρεαστούν, καθιστώντας το τσιπ μη λειτουργικό.

Προδιαγραφές Ισχύος

Οι χρήστες πρέπει να διασφαλίσουν τη λειτουργία εντός των συνιστώμενων συνθηκών εργασίας. Για την ανάλυση κατανάλωσης ενέργειας, το εργαλείο GPA μπορεί να αξιολογήσει συγκεκριμένες πυκνότητες, ενθυλάκωση και χρήση πόρων.

Χρονισμός ενεργοποίησης

Συνιστώμενο εύρος χρόνου ενεργοποίησης: 0,2ms έως 2ms.

Σημαντικό:Εάν η ενεργοποίηση υπερβαίνει τα 2ms, βεβαιωθείτε ότι η διαδοχική ενεργοποίηση ξεκινά με το VCC και ακολουθείται από το VCCX/VCCIO. Για ενεργοποίηση κάτω από 0,2ms, ενδέχεται να απαιτηθούν πρόσθετοι πυκνωτές για την παράταση της διάρκειας.
Φιλτράρισμα ισχύος

Κάθε ακίδα εισόδου ισχύος FPGA θα πρέπει να συνδέεται με τη γείωση μέσω ενός κεραμικού πυκνωτή 0,1μF. Η είσοδος τάσης πυρήνα VCC απαιτεί συγκεκριμένη επεξεργασία θορύβου.

Λήψη JTAG

Η λήψη JTAG επιτρέπει τη μεταφορά δεδομένων bitstream σε SRAM, flash on-chip ή flash off-chip.

Σήμα Είσοδος/Έξοδος Περιγραφή
TCK I Είσοδος σειριακού ρολογιού σε λειτουργία JTAG
TMS I Είσοδος σειριακής λειτουργίας με ασθενή εσωτερική pull-up σε λειτουργία JTAG
TDI I Είσοδος σειριακών δεδομένων με ασθενή εσωτερική pull-up σε λειτουργία JTAG
TDO O Έξοδος σειριακών δεδομένων σε λειτουργία JTAG
Σύγκριση προϊόντων
Χαρακτηριστικό GW2A-18 GW2A-55
(LUT4) 20,736 54,720
(FF) 15,552 41,040
SSRAM(bits) 40K 106K
BSRAM(bits) 828K 2,520K
BSRAM(个) 46 140
(18x18 Multiplier) 48 40
(PLLs) 4 6
Τράπεζα I/O 8 8
GPIO 384 608
CPLD 40K Προγραμματιζόμενη λογική συσκευή Chip GW2A-LV18PG256C8/I7 0 CPLD 40K Προγραμματιζόμενη λογική συσκευή Chip GW2A-LV18PG256C8/I7 1 CPLD 40K Προγραμματιζόμενη λογική συσκευή Chip GW2A-LV18PG256C8/I7 2
Συσκευασία και αποστολή
  • Διατίθεται τυπική συσκευασία εξαγωγής
  • Επιλογές προσαρμοσμένης συσκευασίας: χαρτοκιβώτια, ξύλινες θήκες, ξύλινες παλέτες
Συχνές ερωτήσεις
1. Πώς να λάβετε τιμολόγηση;

Οι προσφορές παρέχονται συνήθως εντός 24 ωρών από την παραλαβή της ερώτησης (εκτός Σαββατοκύριακων/αργιών). Για επείγοντα αιτήματα, επικοινωνήστε μαζί μας απευθείας.

2. Ποιος είναι ο χρόνος παράδοσής σας;

Μικρές παρτίδες: 7-15 ημέρες. Μεγάλες παρτίδες: περίπου 30 ημέρες. Ο χρόνος εξαρτάται από την ποσότητα παραγγελίας και την εποχή.

3. Όροι πληρωμής;

Τιμολόγηση εργοστασίου με 30% προκαταβολή, 70% πληρωμή T/T πριν από την αποστολή.

4. Μέθοδοι αποστολής;

Διαθέσιμες επιλογές: θάλασσα, αέρας ή express (EMS, UPS, DHL, TNT, FEDEX). Επιβεβαιώστε τη μέθοδο πριν από την παραγγελία.

5. Πώς υποστηρίζετε μακροχρόνιες σχέσεις;
  • Διατηρήστε τα πρότυπα ποιότητας και την ανταγωνιστική τιμολόγηση
  • Αντιμετωπίστε όλους τους πελάτες με σεβασμό και ειλικρίνεια

Στοιχεία επικοινωνίας
Shenzhen Filetti Technology Co., LTD

Υπεύθυνος Επικοινωνίας: Mr. Sun

Τηλ.:: 18824255380

Στείλετε το ερώτημά σας απευθείας σε εμάς (0 / 3000)

Άλλα προϊόντα