| 
                        商品の詳細:
                                                     
 
 
                                                                                連絡先
                            
                                                            今雑談しなさい
                                                        
                         | 
| (LUT4): | 20,736 | (FF): | 15,552 | 
|---|---|---|---|
| SSRAM (ビット): | 40k | BSRAM (ビット): | 828K | 
| BSRAM: | 46 | (18x18 乗算器): | 48 | 
| (PLLs): | 4 | ||
| ハイライト: | CPLD プログラム可能な論理装置チップ,40K プログラム可能な論理デバイスチップ,GW2A-LV18PG256C8/I7 | ||
| 属性 | 価値 | 
|---|---|
| (LUT4) | 20,736 | 
| (FF) | 15,552 | 
| SSRAM (ビット) | 40K | 
| BSRAM (ビット) | 828K | 
| BSRAM (BSRAM) | 46 | 
| (x18の倍数) | 48 | 
| (PLLs) | 4 | 
GW2A/GW2ARシリーズのFPGA製品は,回路板の実装のために特定の設計規則を遵守する必要があります.このマニュアルは,これらのFPGA製品の特徴と特殊機能を概要します.設計プロセスを導くための包括的なチェックリストを提供.
GW2A/GW2ARシリーズのFPGA製品は,複数の電圧タイプを使用する.
VCCXは内部チップ接続のための補助電源として機能し,通常2.5Vまたは3.3Vを必要とします.適切なVCCX供給がなければ,I/O,OSCおよびBSRAM回路が影響されます.チップが機能しないようにする.
使用者は推奨された作業条件内で動作することを確保する必要があります. 電力消費分析のために,GPAツールは特定の密度,封装および資源利用を評価することができます.
推奨する電源開ける時間範囲: 0.2ms~2ms
各FPGA電源入力ピンは,0.1μFのセラミックコンデンサターを通じて地面に接続する必要があります.VCCコア電圧入力には特定のノイズ処理が必要です.
JTAGダウンロードは,ビットストリームデータ転送をSRAM,オンチップフラッシュまたはオフチップフラッシュに可能にします.
| シグナル | I/O | 記述 | 
|---|---|---|
| TCK | 私は | JTAGモードでシリアルクロック入力 | 
| TMS | 私は | JTAGモードで弱体内部プルアップのシリアルモード入力 | 
| TDI | 私は | JTAG モードで弱体内部プルアップのシリアルデータ入力 | 
| TDO | オー | JTAGモードでシリアルデータ出力 | 
| 特徴 | GW2A-18 | GW2A-55 | 
|---|---|---|
| (LUT4) | 20,736 | 54,720 | 
| (FF) | 15,552 | 41,040 | 
| SSRAM (ビット) | 40K | 106K | 
| BSRAM (ビット) | 828K | 2520K | 
| BSRAM (BSRAM) | 46 | 140 | 
| (x18の倍数) | 48 | 40 | 
| (PLLs) | 4 | 6 | 
| I/Oバンク | 8 | 8 | 
| GPIO | 384 | 608 | 
 
  
  
問い合わせを受けた後24時間以内に (週末/祝日を除く) 価格表は通常提供されます.緊急の要求については,直接ご連絡ください.
小批量: 7~15日. 大批量: 約30日. 時間帯は注文量と季節によって異なります.
工場価格で30%預金,70%T/Tの支払いで出荷前に
選択可能な方法:海,空,または特急 (EMS,UPS,DHL,TNT,FEDEX). 注文する前に方法を確認します.
コンタクトパーソン: Mr. Sun
電話番号: 18824255380