ホーム 製品CPLD PLD

CPLD 40K プログラム可能な論理装置チップ GW2A-LV18PG256C8/I7

オンラインです

CPLD 40K プログラム可能な論理装置チップ GW2A-LV18PG256C8/I7

CPLD 40K プログラム可能な論理装置チップ GW2A-LV18PG256C8/I7
CPLD 40K プログラム可能な論理装置チップ GW2A-LV18PG256C8/I7 CPLD 40K プログラム可能な論理装置チップ GW2A-LV18PG256C8/I7 CPLD 40K プログラム可能な論理装置チップ GW2A-LV18PG256C8/I7

大画像 :  CPLD 40K プログラム可能な論理装置チップ GW2A-LV18PG256C8/I7

商品の詳細:
起源の場所: 中国
ブランド名: GOWIN
証明: ROHS
モデル番号: GW2A-LV18PG256C8/I7
ドキュメント: 993AFF2F5404F56831CC71F223F...09.pdf
お支払配送条件:
最小注文数量: 10
価格: consult with
パッケージの詳細: トレイ
受渡し時間: 5~8日
支払条件: t/t
供給の能力: 10000
連絡先 今雑談しなさい

CPLD 40K プログラム可能な論理装置チップ GW2A-LV18PG256C8/I7

説明
(LUT4): 20,736 (FF): 15,552
SSRAM (ビット): 40k BSRAM (ビット): 828K
BSRAM: 46 (18x18 乗算器): 48
(PLLs): 4
ハイライト:

CPLD プログラム可能な論理装置チップ

,

40K プログラム可能な論理デバイスチップ

,

GW2A-LV18PG256C8/I7

PBGA-256 CPLD/FPGA プログラム可能な論理装置チップ GW2A-LV18PG256C8/I7
製品仕様
属性 価値
(LUT4) 20,736
(FF) 15,552
SSRAM (ビット) 40K
BSRAM (ビット) 828K
BSRAM (BSRAM) 46
(x18の倍数) 48
(PLLs) 4
製品説明

GW2A/GW2ARシリーズのFPGA製品は,回路板の実装のために特定の設計規則を遵守する必要があります.このマニュアルは,これらのFPGA製品の特徴と特殊機能を概要します.設計プロセスを導くための包括的なチェックリストを提供.

デザイン に 関する 主要 な 考え方
  • 電力供給要件
  • JTAGダウンロード設定
  • MSPI ダウンロード プロセス
  • 時計ピンの仕様
  • 差点ピンの配置
  • READY,RECONFIG_N DONE 信号を表示する
  • モード選択パラメータ
  • JTAGSEL_N 機能
  • FASTRD_N オペレーション
  • EXTR 機能
  • ピンマルチプレックスオプション
  • 外部結晶振動器回路の参照
  • GW2AR バンクの電圧仕様
  • サポートされている設定モード
電源

GW2A/GW2ARシリーズのFPGA製品は,複数の電圧タイプを使用する.

  • コア電圧 (VCC)
  • PLL電圧 (VCCPLL)
  • 補助電圧 (VCCX)
  • バンク電圧 (VCCIO)

VCCXは内部チップ接続のための補助電源として機能し,通常2.5Vまたは3.3Vを必要とします.適切なVCCX供給がなければ,I/O,OSCおよびBSRAM回路が影響されます.チップが機能しないようにする.

電力仕様

使用者は推奨された作業条件内で動作することを確保する必要があります. 電力消費分析のために,GPAツールは特定の密度,封装および資源利用を評価することができます.

パワーオンタイミング

推奨する電源開ける時間範囲: 0.2ms~2ms

重要なこと電源が2msを超えると,連続電源がVCCから始まり,VCCX/VCCIOが続くことを確認する.電源が0.2ms未満の場合,期間を延長するために追加のコンデンサが必要である可能性がある.
電力フィルタリング

各FPGA電源入力ピンは,0.1μFのセラミックコンデンサターを通じて地面に接続する必要があります.VCCコア電圧入力には特定のノイズ処理が必要です.

JTAG ダウンロード

JTAGダウンロードは,ビットストリームデータ転送をSRAM,オンチップフラッシュまたはオフチップフラッシュに可能にします.

シグナル I/O 記述
TCK 私は JTAGモードでシリアルクロック入力
TMS 私は JTAGモードで弱体内部プルアップのシリアルモード入力
TDI 私は JTAG モードで弱体内部プルアップのシリアルデータ入力
TDO オー JTAGモードでシリアルデータ出力
製品比較
特徴 GW2A-18 GW2A-55
(LUT4) 20,736 54,720
(FF) 15,552 41,040
SSRAM (ビット) 40K 106K
BSRAM (ビット) 828K 2520K
BSRAM (BSRAM) 46 140
(x18の倍数) 48 40
(PLLs) 4 6
I/Oバンク 8 8
GPIO 384 608
CPLD 40K プログラム可能な論理装置チップ GW2A-LV18PG256C8/I7 0 CPLD 40K プログラム可能な論理装置チップ GW2A-LV18PG256C8/I7 1 CPLD 40K プログラム可能な論理装置チップ GW2A-LV18PG256C8/I7 2
梱包 と 輸送
  • 標準輸出パッケージ
  • カスタムパッケージングオプション: 箱,木製ケース,木製パレット
よく 聞かれる 質問
1価格はどうやって調べるか?

問い合わせを受けた後24時間以内に (週末/祝日を除く) 価格表は通常提供されます.緊急の要求については,直接ご連絡ください.

2配達時間は?

小批量: 7~15日. 大批量: 約30日. 時間帯は注文量と季節によって異なります.

3支払条件は?

工場価格で30%預金,70%T/Tの支払いで出荷前に

4輸送方法?

選択可能な方法:海,空,または特急 (EMS,UPS,DHL,TNT,FEDEX). 注文する前に方法を確認します.

5長期間の関係を どうサポートしますか?
  • 品質基準と競争力のある価格を維持する
  • すべての顧客を尊敬し,誠実に扱う

連絡先の詳細
Shenzhen Filetti Technology Co., LTD

コンタクトパーソン: Mr. Sun

電話番号: 18824255380

私達に直接お問い合わせを送信 (0 / 3000)