제품 상세 정보:
접촉
지금 챗팅하세요
|
(LUT4): | 20,736 | (FF): | 15,552 |
---|---|---|---|
SSRAM (비트): | 40k | BSRAM (비트): | 828K |
BSRAM: | 46 | (18x18 승수): | 48 |
(PLLS): | 4 | ||
강조하다: | CPLD 프로그래머블 로직 장치 칩,40K 프로그래머블 로직 장치 칩,GW2A-LV18PG256C8/I7 |
속성 | 값 |
---|---|
(LUT4) | 20,736 |
(FF) | 15,552 |
SSRAM(비트) | 40K |
BSRAM(비트) | 828K |
BSRAM(个) | 46 |
(18x18 곱셈기) | 48 |
(PLL) | 4 |
GW2A/GW2AR 시리즈 FPGA 제품은 회로 기판 구현을 위해 특정 설계 규칙을 준수해야 합니다. 이 설명서는 이러한 FPGA 제품의 기능과 특수 기능을 간략하게 설명하여 설계 프로세스를 안내하는 포괄적인 체크리스트를 제공합니다.
GW2A/GW2AR 시리즈 FPGA 제품은 여러 전압 유형을 사용합니다.
VCCX는 내부 칩 연결을 위한 보조 전원 공급 장치 역할을 하며 일반적으로 2.5V 또는 3.3V가 필요합니다. 적절한 VCCX 공급이 없으면 I/O, OSC 및 BSRAM 회로가 영향을 받아 칩이 작동하지 않습니다.
사용자는 권장 작동 조건 내에서 작동해야 합니다. 전력 소비 분석을 위해 GPA 도구는 특정 밀도, 캡슐화 및 리소스 활용도를 평가할 수 있습니다.
권장 전원 켜기 시간 범위: 0.2ms ~ 2ms.
각 FPGA 전원 입력 핀은 0.1μF 세라믹 커패시터를 통해 접지에 연결해야 합니다. VCC 코어 전압 입력에는 특정 노이즈 처리가 필요합니다.
JTAG 다운로드를 통해 비트스트림 데이터를 SRAM, 온칩 플래시 또는 오프칩 플래시로 전송할 수 있습니다.
신호 | I/O | 설명 |
---|---|---|
TCK | I | JTAG 모드의 직렬 클럭 입력 |
TMS | I | JTAG 모드에서 약한 내부 풀업이 있는 직렬 모드 입력 |
TDI | I | JTAG 모드에서 약한 내부 풀업이 있는 직렬 데이터 입력 |
TDO | O | JTAG 모드의 직렬 데이터 출력 |
기능 | GW2A-18 | GW2A-55 |
---|---|---|
(LUT4) | 20,736 | 54,720 |
(FF) | 15,552 | 41,040 |
SSRAM(비트) | 40K | 106K |
BSRAM(비트) | 828K | 2,520K |
BSRAM(个) | 46 | 140 |
(18x18 곱셈기) | 48 | 40 |
(PLL) | 4 | 6 |
I/O 뱅크 | 8 | 8 |
GPIO | 384 | 608 |
견적은 일반적으로 문의 접수 후 24시간 이내에 제공됩니다(주말/공휴일 제외). 긴급한 요청의 경우 직접 문의하십시오.
소량: 7-15일. 대량: 약 30일. 시간은 주문 수량 및 계절에 따라 다릅니다.
선적 전 30% 보증금, 70% T/T 지불의 공장 가격.
사용 가능한 옵션: 해상, 항공 또는 특급(EMS, UPS, DHL, TNT, FEDEX). 주문 전에 방법을 확인하십시오.
담당자: Mr. Sun
전화 번호: 18824255380