สนทนาออนไลน์ตอนนี้ฉัน

PLD SMD ติดตั้ง FPGA Field Programmable Gate Array EPM240T100C5N

PLD SMD ติดตั้ง FPGA Field Programmable Gate Array EPM240T100C5N
PLD SMD ติดตั้ง FPGA Field Programmable Gate Array EPM240T100C5N PLD SMD ติดตั้ง FPGA Field Programmable Gate Array EPM240T100C5N PLD SMD ติดตั้ง FPGA Field Programmable Gate Array EPM240T100C5N

ภาพใหญ่ :  PLD SMD ติดตั้ง FPGA Field Programmable Gate Array EPM240T100C5N

รายละเอียดสินค้า:
สถานที่กำเนิด: CN
ชื่อแบรนด์: Intel/Altera
ได้รับการรับรอง: ROHS
หมายเลขรุ่น: EPM240T100C5N
เอกสาร: 1457706563537.pdf
การชำระเงิน:
จำนวนสั่งซื้อขั้นต่ำ: 1
ราคา: CONSULT WITH
รายละเอียดการบรรจุ: ที/อาร์
เวลาการส่งมอบ: 5-8 วัน
เงื่อนไขการชำระเงิน: เวสเทิร์น ยูเนี่ยน, ที/ที
สามารถในการผลิต: 1000
ติดต่อ พูดคุยกันตอนนี้

PLD SMD ติดตั้ง FPGA Field Programmable Gate Array EPM240T100C5N

ลักษณะ
ประเภทสินค้า:: CPLD - อุปกรณ์ลอจิกที่ตั้งโปรแกรมได้ที่ซับซ้อน เป็นไปตามมาตรฐาน:: รายละเอียด
ชุด:: EPM240 สไตล์การติดตั้ง:: เอสเอ็มดี/SMT
บรรจุภัณฑ์ / กล่อง:: TQFP-100 แรงดันไฟฟ้าในการทำงาน:: 2.5 โวลต์, 3.3 โวลต์
จำนวนมาโครเซลล์:: 192 macrocell จำนวน I/O:: 80 อินพุต/เอาต์พุต
ความถี่ในการทำงานสูงสุด:: 304 เมกะเฮิรตซ์
เน้น:

PLD FPGA Field Programmable Gate Array

,

SMD ติดตั้ง FPGA Field Programmable Gate Array

,

EPM240T100C5N

PLD FPBA ชิปอุปกรณ์โลจิกที่สามารถเขียนโปรแกรมได้ EPM240T100C5N
รายละเอียดสินค้า
คุณสมบัติ มูลค่า
ประเภทสินค้า CPLD - อุปกรณ์ตรรกะที่สามารถเขียนโปรแกรมได้ที่ซับซ้อน
ผู้ผลิต อัลเตร่า
ซีรี่ย์ EPM240
สไตล์การติดตั้ง SMD/SMT
แพ็คเกจ/กรอบ TQFP-100
ความดันไฟฟ้าการทํางาน 2.5 วอลล์ 3.3 วอลล์
จํานวนเซลล์ใหญ่ 192 แมคโรเซลล์
จํานวน I/O 80 I/O
ความถี่ในการทํางานสูงสุด 304 MHz
ความช้าในการขยายตัว - สูงสุด 4.7 ns
คําอธิบายสินค้า

ครอบครัว MAX® II ของ CPLDs ที่เปิดได้ทันทีและไม่ลุกลุกนั้นใช้กระบวนการฟลัชโลหะ 6 ชั้นขนาด 0.18 μm โดยมีความหนาแน่นจาก 240 ถึง 2,210 องค์ประกอบโลหิต (LE) (128 ถึง 2,400)210 แมคโครเซลล์เท่ากัน) และการเก็บข้อมูลที่ไม่ลุกลุกของ 8 Kbits.

ลักษณะสําคัญ
  • CPLD ราคาถูก และพลังงานต่ํา
  • สถาปัตยกรรมที่ใช้ได้ทันทีและไม่ลุกล้า
  • กระแสรอคอยต่ําถึง 29 μA
  • ความช้าในการกระจายตัวอย่างรวดเร็วและเวลา clock-to-output
  • นาฬิกาสากลสี่ตัวที่มีเวลาสองตัวในแต่ละบล็อค array logic (LAB)
  • บล็อก UFM ขนาดสูงสุด 8 Kbits สําหรับการเก็บข้อมูลที่ไม่ลุกล้า
  • มูลติโวลท์คอร์ที่เปิดให้ใช้ไฟฟ้าไฟฟ้าภายนอกทั้ง 3.3V/2.5V หรือ 1.8V
  • อินเตอร์เฟซ I/O MultiVolt รองรับระดับโลจิก 3.3-V, 2.5-V, 1.8-V และ 1.5-V
  • สถาปัตยกรรมที่เป็นมิตรกับรถบัสรวมถึงอัตราการตัดที่สามารถโปรแกรมได้ ความแข็งแรงในการขับขี่ การถือรถบัส และตัวต่อต้านการดึงที่สามารถโปรแกรมได้
  • เครื่องสกัด Schmitt ทําให้เข้าความอดทนต่อเสียง (สามารถเขียนโปรแกรมได้ต่อปิน)
  • I/O ที่สอดคล้องอย่างเต็มที่กับ PCI Local Bus Specification รีวิชั่น 2.2 สําหรับการทํางาน 3.3-V ที่ 66 MHz
  • สนับสนุนการติดตั้งซ็อตร้อน
  • วงจรทดสอบการสแกนขอบเขต (BST) JTAG ที่ติดตั้งที่สอดคล้องกับ IEEE Std. 1149.1-1990
  • วงจร ISP ที่สอดคล้องกับ IEEE Std. 1532
ภาพสินค้า
การบรรจุและการขนส่ง

ตามการบรรจุส่งออกมาตรฐาน ลูกค้าสามารถเลือกจากกล่องกล่อง กล่องไม้ และพัลเล็ตไม้ ตามความต้องการของตนเอง

คํา ถาม ที่ ถาม บ่อย
1จะหาราคาได้อย่างไร

เรามักจะอ้างอิงภายใน 24 ชั่วโมงหลังจากได้รับการสอบถามของคุณ (ยกเว้นวันหยุดสุดสัปดาห์และวันหยุด).กรุณาส่งอีเมลหรือติดต่อเราด้วยวิธีอื่น ๆ เพื่อให้เราสามารถนําเสนอคุณ.

2เวลาส่งของคุณเท่าไหร่?

ปกติเราสามารถส่งสินค้าภายใน 7 ถึง 15 วัน (สําหรับชุดเล็ก) และสําหรับชุดใหญ่ใช้เวลาประมาณ 30 วัน.

3สัญญาการชําระเงินของคุณคืออะไร?

ราคาโรงงาน เงินฝาก 30% ชําระ 70% T/T ก่อนส่ง

4วิธีการขนส่งคืออะไร?

สามารถขนส่งโดยทางทะเล, ทางอากาศ หรือส่งด่วน (EMS, UPS, DHL, TNT, FEDEX ฯลฯ) กรุณายืนยันกับเราก่อนทําการสั่งซื้อ

5คุณช่วยธุรกิจของเราสร้างความสัมพันธ์ที่ดีและยาวนานได้อย่างไร

เรารักษาคุณภาพที่ดีและราคาที่แข่งขัน เพื่อให้ลูกค้าของเราได้รับประโยชน์ เราเคารพลูกค้าทุกคนเป็นเพื่อนของเรา เราทําธุรกิจกับพวกเขาอย่างซื่อสัตย์และเป็นเพื่อนกับพวกเขาไม่ว่าจะมาจากไหน.

รายละเอียดการติดต่อ
Shenzhen Filetti Technology Co., LTD

ผู้ติดต่อ: Mr. Sun

โทร: 18824255380

ส่งคำถามของคุณกับเราโดยตรง (0 / 3000)

ผลิตภัณฑ์อื่น ๆ